北交《數(shù)字電子技術(shù)(含實(shí)驗(yàn))》在線作業(yè)二-0003
試卷總分:100 得分:100
一、多選題 (共 10 道試題,共 40 分)
1.分析組合邏輯電路的步驟()。
A.根據(jù)邏輯電路,從輸入到輸出寫出各級(jí)邏輯表達(dá)式,直到寫出最后輸出端與輸入信號(hào)的邏輯函數(shù)表達(dá)式
B.將各邏輯函數(shù)表達(dá)式化簡和變換,以得到最簡單的表達(dá)式
C.根據(jù)化簡后邏輯表達(dá)式列出真值表
D.根據(jù)真值表和化簡后的邏輯表達(dá)式對(duì)邏輯電路進(jìn)行分析,最后確定其功能
2.下列那種是描述時(shí)序電路邏輯功能的方法()。
A.邏輯方程組
B.狀態(tài)圖
C.電路圖
D.時(shí)序圖
3.消除冒險(xiǎn)競爭的方法()。
A.發(fā)現(xiàn)并消去互補(bǔ)相乘項(xiàng)
B.增加乘積項(xiàng)避免互相項(xiàng)相加
C.輸出端并聯(lián)電容器
D.輸入端并聯(lián)電容器
4.CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比突出的優(yōu)點(diǎn)是( )。
A.微功耗
B.高速度
C.高抗干擾能力
D.電源范圍寬
5.邏輯函數(shù)的化簡方法有( )。
A.并項(xiàng)法
B.吸收法
C.消去法
D.配項(xiàng)法
6.分析同步時(shí)序邏輯電路的一般步驟是( )。
A.列出邏輯方程組
B.列出狀體表、畫狀態(tài)圖或時(shí)序圖
C.確定電路邏輯功能
D.列出時(shí)序邏輯電路功能
7.邏輯函數(shù)的化簡方法有()。
A.并項(xiàng)法
B.吸收法
C.消去法
D.配項(xiàng)法
8.與十進(jìn)制相比二進(jìn)制的優(yōu)點(diǎn)是( )。
A.數(shù)字裝置簡單可靠、所有元件少
B.運(yùn)算規(guī)則簡單、運(yùn)算操作方便
C.運(yùn)算速度快
D.數(shù)值表達(dá)清晰、便于觀察
9.邏輯代數(shù)的基本規(guī)則是( )。
A.代入規(guī)則
B.反演規(guī)則
C.對(duì)偶規(guī)則
D.延展規(guī)則
10.數(shù)字集成電路按結(jié)構(gòu)的不同形式,分為( )。
A.NOMS
B.PMOS
C.CMOS
D.NPMOS
二、單選題 (共 10 道試題,共 30 分)
11.二進(jìn)制是以( )為基數(shù)的計(jì)數(shù)體制。
A.數(shù)字
B.兩位
C.高低電平
D.2
12.Verilog語言大概提供了約( )個(gè)運(yùn)算符。
A.20
B.30
C.40
D.50
13.任何組合邏輯電路都可以變換成為( )表達(dá)式。
A.與或
B.與非
C.或非
D.非門
14.完成1位二進(jìn)制數(shù)相加的一種組合邏輯電路( )。
A.半加器
B.全加器
C.1位加法器
D.多為加法器
15.具有譯碼功能的電路稱為()。
A.譯碼器
B.編碼器
C.混編器
D.顯示器
16.某通信系統(tǒng)每秒傳輸1544000位數(shù)據(jù),每位數(shù)據(jù)的時(shí)間( )。
A.324ns
B.628ns
C.1256ns
D.2312ns
17.A+BC=( )。
A.A+B
B.A+C
C.(A+B)(A+C)
D.B+C
18.若一個(gè)邏輯函數(shù)由三個(gè)變量組成,則最小項(xiàng)共有( )個(gè)。
A.3
B.4
C.8
D.以上都不對(duì)
19.常用BCD碼有( )。
A.奇偶校驗(yàn)碼
B.格雷碼
C.8421碼
D.漢明碼
20.邊沿式D觸發(fā)器是一種( )穩(wěn)態(tài)電路。
A.無
B.單
C.雙
D.多
三、判斷題 (共 10 道試題,共 30 分)
21.555定時(shí)器的僅用于信號(hào)的產(chǎn)生和變化。
22.數(shù)字信號(hào)是一系列時(shí)間離散、數(shù)值也離散的信號(hào)。
23.用一個(gè)二進(jìn)制代碼表示特定含義的信息稱為編碼。
24.競爭現(xiàn)象肯定會(huì)產(chǎn)生干擾脈沖。
25.八進(jìn)制數(shù)(18)8比十進(jìn)制數(shù)(18)10小。
26.十進(jìn)制是以阿拉伯?dāng)?shù)字為基數(shù)的計(jì)數(shù)體制。
27.異或函數(shù)和同或函數(shù)在邏輯上互為反函數(shù)。
28.計(jì)數(shù)器在數(shù)字電路中只能用于對(duì)脈沖進(jìn)行計(jì)數(shù)。
29.若兩個(gè)函數(shù)具有不同的邏輯函數(shù)式,則兩個(gè)邏輯函數(shù)必然不相等。
30.多諧振蕩器的兩個(gè)暫穩(wěn)態(tài)轉(zhuǎn)換過程是通過電容C充放電來完成的。