東 北 大 學(xué) 繼 續(xù) 教 育 學(xué) 院
數(shù)字電子技術(shù)基礎(chǔ) (作業(yè)考核 線上2) A 卷(共 4 頁(yè))
總分 題號(hào) 一 二 三 四 五 六 七 八 九 十
得分
一、單項(xiàng)選擇題。(在備選答案中選出一個(gè)正確答案,40分)
01. 表示一位十六進(jìn)制數(shù)需要二進(jìn)制數(shù)的位數(shù)為( )。
A、1位 B、2位 C、 4位 D、16位
02.十進(jìn)制數(shù)25用8421BCD碼表示為( )。
A、10 101 B、0010 0101 C、100101 D、10101
03.二進(jìn)制數(shù)1011的等值十進(jìn)制數(shù)為( )。
A、11 B、12 C、14 D、16
04. 當(dāng)邏輯函數(shù)有n個(gè)變量時(shí),變量取值組合共有( )。
A、n B、2n C、n2 D、2n
05.欲使D觸發(fā)器按Qn+1= n工作,應(yīng)使輸入D=( )。
A、0 B、1 C、Q D、
06.多諧振蕩器可產(chǎn)生( )。
A、正弦波 B、矩形脈沖 C、三角波 D、鋸齒波
07.一個(gè)16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端個(gè)數(shù)為( )。
A、1 B、2 C、4 D、16
08.下列邏輯電路中為時(shí)序邏輯電路的是( )。
A、變量譯碼器 B、加法器
C、數(shù)碼寄存器 D、數(shù)據(jù)選擇器
09.圖1所示電路,輸出F為( )。
A、AB B、A+B C、A⊙B D、A÷B
10.圖2所示電路,輸出F為( )。
A、A⊙B B、AB C、A+B D、A÷B
11.圖3電路為NMOS( )。
A、與非門 B、異或門 C、與或非門 D、或非門
12.電路如圖4所示,當(dāng)X2X1X0=011時(shí),F2F1F0=( )。
A、110 B、101 C、100 D、011
13.電路如圖4所示,當(dāng)X2X1X0=111時(shí),F2F1F0=( )。
A、000 B、011 C、101 D、010
14.圖5所示電路,當(dāng)EN=1時(shí),( )。
A、 M為輸入,N為輸出 B、 N為輸入,M為輸出
C、 N為輸入,EN為輸出 D、 M為輸入,EN為輸出
15.圖6所示電路,D3D2D1D0=0000,B加高電平,C與A相連所構(gòu)成的加法計(jì)數(shù)器是( )。
A、10進(jìn)制 B、5進(jìn)制 C、11進(jìn)制 D、6進(jìn)制
16.圖6所示電路,D3D2D1D0=0010,B加高電平,C與A相連所構(gòu)成的加法計(jì)數(shù)器是( )。
A、10進(jìn)制 B、9進(jìn)制 C、6進(jìn)制 D、8進(jìn)制
17.圖6所示電路,D3D2D1D0=0110,A加高電平,C與B相連所構(gòu)成的加法計(jì)數(shù)器是( )。
A、10進(jìn)制 B、8進(jìn)制 C、6進(jìn)制 D、12進(jìn)制
18.圖7所示電路為( )。
A、異步時(shí)序電路 B、同步時(shí)序電路
C、同步組合電路 D、異步組合電路
19.同步時(shí)序電路和異步時(shí)序電路比較,其差異在于后者( )。
A、沒有觸發(fā)器 B、沒有統(tǒng)一的時(shí)鐘脈沖控制
C、沒有穩(wěn)定狀態(tài) D、輸出只與內(nèi)部狀態(tài)有關(guān)
20.斷電之后,能夠?qū)⒋鎯?chǔ)內(nèi)容保存下來(lái)的存儲(chǔ)器是( )。
A、RAM B、ROM C、計(jì)數(shù)器 D、移位寄存器
二、判斷題(每題2分,15道題,30分)
01. RAM中的信息,當(dāng)電源斷掉后又接通,則原存的信息不會(huì)改變。( )
A、錯(cuò)誤 B、正確
02. 施密特觸發(fā)器有兩個(gè)穩(wěn)態(tài)。( )
A、錯(cuò)誤 B、正確
03. 十進(jìn)制數(shù)97轉(zhuǎn)換成二進(jìn)制數(shù)為1100001。( )
A、錯(cuò)誤 B、正確
04. 八進(jìn)制數(shù)(16)8比十進(jìn)制數(shù)(16)10小。( )
A、錯(cuò)誤 B、正確
05. 將模擬量轉(zhuǎn)換為數(shù)字量的過(guò)程稱為模/數(shù)轉(zhuǎn)換。( )
A、錯(cuò)誤 B、正確
06. 在時(shí)間上離散的物理量,稱為數(shù)字量。( )
A、錯(cuò)誤 B、正確
07. 一個(gè)二輸入與非門,輸入端分別為A、B,輸出為F,當(dāng)A=0時(shí)則F=1。( )
A、錯(cuò)誤 B、正確
08.編碼與譯碼是互逆的過(guò)程。( )
A、錯(cuò)誤 B、正確
09.主從JK觸發(fā)器、邊沿JK觸發(fā)器和同步JK觸發(fā)器的邏輯功能完全相同。( )
A、錯(cuò)誤 B、正確
10.D觸發(fā)器的特性方程為Qn+1=D,與Qn無(wú)關(guān),所以它沒有記憶功能。( )
A、錯(cuò)誤 B、正確
11.把二個(gè)10進(jìn)制計(jì)數(shù)器串聯(lián)可得到20進(jìn)制計(jì)數(shù)器。( )
A、錯(cuò)誤 B、正確
12. 用戶對(duì)E2PROM編程后覺得不滿意,可以改寫。( )
A、錯(cuò)誤 B、正確
13. 單穩(wěn)態(tài)觸發(fā)器一般用于定時(shí)、整形和延時(shí)。( )
A、錯(cuò)誤 B、正確
14. D/A轉(zhuǎn)換器的最大輸出電壓的絕對(duì)值可達(dá)到基準(zhǔn)電壓VREF。( )
A、錯(cuò)誤 B、正確
15. RAM由若干位存儲(chǔ)單元組成,每個(gè)存儲(chǔ)單元可存放一位二進(jìn)制信息。( )
A、錯(cuò)誤 B、正確
三、(10分)試用卡諾圖化簡(jiǎn)下列邏輯函數(shù)。
1. F(A,B,C,D)=∑m(0,1,2,3,6,8)+∑d(10,11,12,13,14,15)
2. F=∑m(1,3,5,9)+∑d(7,11,13)
四、(10分)試用圖8所示輸出低電平有效的3線-8線譯碼器和邏輯門設(shè)計(jì)一組合電路。該電路輸入X,輸出F均為三位二進(jìn)制數(shù)。二者之間關(guān)系如下:
2≤X≤5時(shí) F=X+2
X<2時(shí) F=1
X>5時(shí) F=0
五、(10分)試用圖9所示74161采用置0復(fù)位法構(gòu)成十二進(jìn)制計(jì)數(shù)器。
圖9