福師《計(jì)算機(jī)原理與接口技術(shù)》在線作業(yè)二
共50道題 總分:100分
一、單選題(共30題,60分)
1.以下敘述正確的是( )
A、漢字機(jī)內(nèi)碼用一個(gè)字節(jié)表示一個(gè)漢字
B、漢字的輸入碼用于計(jì)算機(jī)中存儲(chǔ)、交換漢字信息
C、奇偶校驗(yàn)碼能發(fā)現(xiàn)并糾正數(shù)據(jù)代碼中一位出錯(cuò)
D、海明碼能發(fā)現(xiàn)并糾正數(shù)據(jù)代碼中一位出錯(cuò)
2.外圍設(shè)備的編址方式有( )。
A、統(tǒng)一編址和獨(dú)立編址
B、直接編址和間接編址
C、程序編址和硬件編址
D、可編址和不可編址
3.虛擬存儲(chǔ)器與一般的主存—輔存系統(tǒng)的本質(zhì)區(qū)別之一是( )
A、虛擬存儲(chǔ)器允許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,而且不必用編程方法來(lái)進(jìn)行虛實(shí)地址的變換
B、虛擬存儲(chǔ)器允許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,但是編程時(shí)必須用變址器尋址或基址尋址方式對(duì)虛實(shí)地址進(jìn)行變換
C、實(shí)現(xiàn)虛擬存儲(chǔ)器不需要進(jìn)行虛實(shí)地址的變換
D、若使用虛擬存儲(chǔ)器的話,編程人員必須對(duì)主輔存的存儲(chǔ)空間進(jìn)行分配
4.以下的( )不能支持?jǐn)?shù)值處理。
A、算術(shù)運(yùn)算類(lèi)指令
B、移位操作類(lèi)指令
C、字符串處理類(lèi)指令
D、輸入輸出類(lèi)指令第二部分非選擇題
5.中央處理器CPU是指( )
A、運(yùn)算器
B、控制器
C、運(yùn)算器和控制器
D、運(yùn)算器、控制器和主存
6.DMA數(shù)據(jù)傳送控制的周期挪用方式主要適用的情況是( )
A、I/O設(shè)備周期大于內(nèi)存存儲(chǔ)周期
B、I/O設(shè)備周期小于內(nèi)存存儲(chǔ)周期
C、CPU工作周期比內(nèi)存存儲(chǔ)周期長(zhǎng)得多
D、CPU工作周期比內(nèi)存存儲(chǔ)周期小很多
7.目前普遍使用的微型計(jì)算機(jī)采用的電路是( )。
A、電子管
B、晶體管
C、集成電路
D、超大規(guī)模集電成路
8.下列邏輯部件中,(?。┎话ㄔ谶\(yùn)算器內(nèi)。
A、累加器
B、狀態(tài)條件寄存器
C、指令寄存器
D、ALU
9.在下列計(jì)算機(jī)應(yīng)用中不屬于數(shù)值應(yīng)用的是( )。
A、天氣預(yù)報(bào)
B、公文收發(fā)
C、地震預(yù)報(bào)
D、結(jié)構(gòu)設(shè)計(jì)
10.虛擬存儲(chǔ)器與一般的主存、輔存系統(tǒng)的本質(zhì)區(qū)別之一是( )。
A、虛擬存儲(chǔ)器允許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,而且不必用編程方法來(lái)進(jìn)行虛實(shí)地址的變換
B、虛擬存儲(chǔ)器允許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,但是編程時(shí)必須用變址器尋址或基址尋址方式對(duì)虛實(shí)地址進(jìn)行變換
C、實(shí)現(xiàn)虛擬存儲(chǔ)器不需要進(jìn)行虛實(shí)地址的變換
D、若使用虛擬存儲(chǔ)器的話,編程人員必須對(duì)主輔存的存儲(chǔ)空間進(jìn)行分配
11.一條指令從主存取出到執(zhí)行完成所需的CPU周期至少( )。
A、一個(gè)
B、二個(gè)
C、三個(gè)
D、四個(gè)
12.在 CPU 的主要寄存器里,為了保證程序能夠連續(xù)地執(zhí)行下去的寄存器是( )。
A、PC
B、IR
C、DR
D、AC
13.在 MODEM 之間進(jìn)行傳送的信號(hào)是( )信號(hào)。
A、二進(jìn)制數(shù)字
B、模擬
C、隨機(jī)
D、離散
14.多計(jì)算機(jī)并行處理結(jié)構(gòu)的構(gòu)成途徑是網(wǎng)絡(luò)化、多機(jī)互連化和
A、功能專(zhuān)用化
B、資源共享
C、電子商務(wù)
D、多媒體化
15.硬線控制器指的是( )
A、組合邏輯控制器
B、微程序控制器
C、可編程邏輯部件控制器
D、一種新型控制器
16.若某數(shù)x的真值為-0.1010,在計(jì)算機(jī)中該數(shù)表示為1.0110,則該數(shù)所用的編碼為(?。?/span>
A、原碼
B、補(bǔ)碼
C、反碼
D、移碼
17.外圍設(shè)備的編址方式有
A、統(tǒng)一編址和獨(dú)立編址
B、直接編址和間接編址
C、程序編址和硬件編址
D、可編址和不可編址
18.下列邏輯部件中,( )不包括在運(yùn)算器內(nèi)。
A、累加器
B、狀態(tài)條件寄存器
C、指令寄存器
D、ALU
19.下面關(guān)于Cache的敘述,錯(cuò)誤的是( )
A、高速緩沖存儲(chǔ)器簡(jiǎn)稱(chēng)Cache
B、Cache處于主存與CPU之間
C、程序訪問(wèn)的局部性為Cache的引入提供了理論依據(jù)
D、Cache的速度遠(yuǎn)比CPU的速度慢
20.數(shù)控機(jī)床方面的計(jì)算機(jī)應(yīng)用屬于
A、科學(xué)計(jì)算
B、輔助設(shè)計(jì)
C、數(shù)據(jù)處理
D、實(shí)時(shí)控制
21.電源故障中斷屬于( )。
A、不可屏蔽中斷
B、控制臺(tái)中斷
C、I/O設(shè)備中斷
D、可屏蔽中斷
22.DMA傳送控制的周期挪用法一般適用于( )的情況。
A、I/O設(shè)備讀寫(xiě)周期大于內(nèi)存存儲(chǔ)周期
B、CPU工作周期比內(nèi)存周期長(zhǎng)很多
C、I/O設(shè)備讀寫(xiě)周期小于內(nèi)存存儲(chǔ)周期
D、CPU工作周期比內(nèi)存存儲(chǔ)周期小很多
23.存儲(chǔ)器的字線是( )。
A、存儲(chǔ)體與讀寫(xiě)電路連接的數(shù)據(jù)線。它們通過(guò)讀寫(xiě)電路傳送或接收數(shù)據(jù)寄存器的信息。一個(gè)數(shù)據(jù)寄存器的位數(shù)正好是機(jī)器字長(zhǎng),故稱(chēng)為字線
B、存儲(chǔ)器的數(shù)據(jù)線。其線數(shù)正好與數(shù)據(jù)寄存器的位數(shù)相對(duì)應(yīng)
C、經(jīng)地址譯碼器譯碼之后的存儲(chǔ)單元的地址線
D、以上三種說(shuō)法都不對(duì)
24.一家三口,每人一把鑰匙,任何一個(gè)都可以把門(mén)打開(kāi)。設(shè)三人為A、B、C,則門(mén)可開(kāi)啟F(=1)的邏輯表達(dá)式為( )。
A、F=ABC
B、F=A+B+C
C、F=ABC補(bǔ)
D、F=(A+B+C)補(bǔ)
25.在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過(guò)( )來(lái)實(shí)現(xiàn)
A、原碼運(yùn)算的二進(jìn)制減法器
B、補(bǔ)碼運(yùn)算的二進(jìn)制減法器
C、補(bǔ)碼運(yùn)算的十進(jìn)制加法器
D、補(bǔ)碼運(yùn)算的二進(jìn)制加法器
26.下列說(shuō)法正確的是( )
A、半導(dǎo)體RAM信息可讀可寫(xiě),且斷電后仍能保持記憶
B、半導(dǎo)體RAM屬易失性存儲(chǔ)器,而靜態(tài)RAM的存儲(chǔ)信息是不易失的
C、靜態(tài)RAM、動(dòng)態(tài)RAM都屬易失性存儲(chǔ)器,前者在電源不掉時(shí),不易失
D、靜態(tài)RAM不用刷新,且集成度比動(dòng)態(tài)RAM高,所以計(jì)算機(jī)系統(tǒng)上常使用它
27.可編程的只讀存儲(chǔ)器( )。
A、不一定可以改寫(xiě)
B、一定可以改寫(xiě)
C、一定不可以改寫(xiě)
D、以上都不對(duì)
28.一條機(jī)器指令的功能一般對(duì)應(yīng)于( )。
A、一段微程序
B、一條微指令
C、一條微命令
D、一個(gè)微操作
29.以下敘述錯(cuò)誤的是( )。
A、Pentium的工作頻率為50MHz
B、Pentium與Intel486DX二進(jìn)制兼容
C、Pentium采用流水技術(shù)
D、Pentium中具有指令高速緩存
30.對(duì)多臺(tái)分布在不同位置的計(jì)算機(jī)及其設(shè)備之間的通訊進(jìn)行監(jiān)管是屬于( )。
A、批處理操作系統(tǒng)
B、分時(shí)操作系統(tǒng)
C、實(shí)時(shí)操作系統(tǒng)
D、網(wǎng)絡(luò)操作系統(tǒng)
二、多選題(共10題,20分)
1.I/O和CPU之間不論是采用串行傳送還是并行傳送,它們之間的聯(lián)絡(luò)方式(定時(shí)方式)可分為 ( )三種。
A、立即響應(yīng)
B、異步定時(shí)
C、同步定時(shí)
D、異步響應(yīng)
2.虛擬存儲(chǔ)器分為( ).
A、頁(yè)式
B、段式
C、段頁(yè)式
D、塊式
3.當(dāng)前的CPU由( )組成。
A、控制器
B、cache
C、運(yùn)算器
D、主存
4.主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采用( ),主機(jī)與設(shè)備是非串行工作的。
A、程序查詢(xún)方式;
B、中斷方式;
C、DMA方式;
D、通道。
5.下述( )種情況不會(huì)提出中斷請(qǐng)求。
A、產(chǎn)生存儲(chǔ)周期“竊取”;
B、在鍵盤(pán)輸入過(guò)程中,每按一次鍵;
C、兩數(shù)相加結(jié)果為零;
D、結(jié)果溢出。
6.微指令格式可分為( )。
A、垂直
B、定長(zhǎng)
C、不定長(zhǎng)
D、水平
7.在DMA方式中,CPU和 DMA控制器通常采用三種方法來(lái)分時(shí)使用主存,它們是( ) 。
A、停止 CPU訪問(wèn)主存
B、周期挪用
C、DMA和CPU交替訪問(wèn)主存
D、中斷
8.在一地址格式的指令中,下列( )是不正確的。
A、僅有一個(gè)操作數(shù),其地址由指令的地址碼提供;
B、可能有一個(gè)操作數(shù),也可能有兩個(gè)操作數(shù);
C、一定有兩個(gè)操作數(shù),另一個(gè)是隱含的;
D、指令的地址碼字段存放的一定是操作碼。
9.若采用硬件向量法形成中斷服務(wù)程序的入口地址,則CPU在中斷周期需完成( )。
A、保護(hù)程序斷點(diǎn)
B、硬件關(guān)中斷
C、向量地址送至 PC
D、PC+1
10.下列敘述中( )是不正確的。
A、控制器產(chǎn)生的所有控制信號(hào)稱(chēng)為微指令;
B、微程序控制器比硬連線控制器更加靈活;
C、微處理器的程序稱(chēng)為微程序;
D、指令就是微指令。
三、判斷題(共10題,20分)
1.運(yùn)算器是存儲(chǔ)信息的部件,是寄存器的一種。
A、錯(cuò)誤
B、正確
2.Pentium在進(jìn)行分頁(yè)轉(zhuǎn)換中,頁(yè)目錄項(xiàng)的高20位頁(yè)框地址是與物理存儲(chǔ)器中的物理頁(yè)是相對(duì)應(yīng)的
A、錯(cuò)誤
B、正確
3.Pentium在進(jìn)行分頁(yè)轉(zhuǎn)換中,頁(yè)目錄項(xiàng)的高20位頁(yè)框地址是與物理存儲(chǔ)器中的物理頁(yè)是相對(duì)應(yīng)的。
A、錯(cuò)誤
B、正確
4.Pentium處理機(jī)是32位微處理機(jī),因此其內(nèi)部數(shù)據(jù)總線是32位的
A、錯(cuò)誤
B、正確
5.RISC類(lèi)微處理機(jī)采用大量通用寄存器,從根本上提高了CPU的運(yùn)算速度,尤其適于在多任務(wù)處理的環(huán)境
A、錯(cuò)誤
B、正確
6.Pentium段描述符是由8個(gè)字節(jié)共64個(gè)二進(jìn)制位組成。
A、錯(cuò)誤
B、正確
7.Pentium微處理機(jī)配備有5個(gè)32位的控制寄存器:CR0、CR1、CR2、CR3、CR4。保存著跟任務(wù)有關(guān)的適合于所有任務(wù)的機(jī)器狀態(tài)
A、錯(cuò)誤
B、正確
8.Pentium分段用于程序保護(hù),分頁(yè)用于把程序映射到大小固定的虛擬頁(yè)上
A、錯(cuò)誤
B、正確
9.在全局描述符表 GDT(Global Descriptor Table)中存放供所有程序共用的段描述符
A、錯(cuò)誤
B、正確
10.Pentium數(shù)據(jù)寄存器可以存放8、16、32位二進(jìn)制數(shù)據(jù)。
A、錯(cuò)誤
B、正確
奧鵬,國(guó)開(kāi),廣開(kāi),電大在線,各省平臺(tái),新疆一體化等平臺(tái)學(xué)習(xí)
詳情請(qǐng)咨詢(xún)QQ : 3230981406或微信:aopopenfd777