西交《微機(jī)原理與接口技術(shù)》在線作業(yè)
試卷總分:100 得分:100
一、單選題 (共 30 道試題,共 60 分)
1.若內(nèi)存容量為64KB,則訪問內(nèi)存所需地址線()條
A.16
B.20
C.18
D.19
2.下列總線中,屬于局部總線的是()
A.ISA
B.EISA
C.MCA
D.PCI
3.下列指令中不屬于邏輯運(yùn)算指令的是()
A.XOR
B.CWD
C.NOT
D.OR
4.位的個(gè)人計(jì)算機(jī),一個(gè)字節(jié)(Byte)由()位(bit)組成。
A.4
B.8
C.16
D.32
5.8086CPU尋址I/O端口最多使用( )條地址線。
A.8
B.10
C.12
D.16
6.并行接口與串行接口的區(qū)別主要表現(xiàn)在( )之間的數(shù)據(jù)傳輸前者是并行,后者是串行
A.接口與MPU
B.接口與外設(shè)
C.接口與MPU和外設(shè)
7.8259A可編程中斷控制器的中斷服務(wù)寄存器ISR用于( )
A.記憶正在處理中的中斷
B.存放從外設(shè)來的中斷請(qǐng)求信號(hào)
C.允許向CPU發(fā)中斷請(qǐng)求
D.禁止向CPU發(fā)中斷請(qǐng)求
8.8259工作在全嵌套方式時(shí),( )引腳的中斷源優(yōu)先級(jí)最高
A.IR0
B.IR1
C.IR7
D.IR8
9.8253可編程定時(shí)/計(jì)數(shù)器的計(jì)數(shù)范圍是( )
A.0-255
B.1-256
C.0-65535
D.1-65536
10.采用查詢方式來實(shí)現(xiàn)輸入輸出是因?yàn)樗?)
A.速度最快
B.CPU可以不介入
C.實(shí)現(xiàn)起來比較容易
D.在對(duì)多個(gè)事件查詢工作時(shí),能對(duì)突發(fā)事件做出實(shí)時(shí)響應(yīng)
11.80486CPU工作在實(shí)模式下執(zhí)行指令I(lǐng)NT30H時(shí),中斷服務(wù)程序的入口地址存放在以()開始的兩個(gè)字節(jié)單元中
A.00120H
B.00090H
C.000C0H
D.00060H
12.現(xiàn)行PC機(jī)中,I/O口常用的I/O地址范圍是()
A.0000H~FFFFH
B.0000H~7FFFH
C.0000H~3FFFH
D.0000H~03FFH
13.下面的說法中,( )是正確的。
A.指令周期等于機(jī)器周期
B.指令周期大于機(jī)器周期
C.指令周期小于機(jī)器周期
D.指令周期是機(jī)器周期的兩倍
14.CPU與慢速的外設(shè)進(jìn)行數(shù)據(jù)傳送時(shí),采用()方式可提高CPU的效率
A.查詢
B.中斷
C.DMA
D.無條件傳送
15.假定DX=10111001B,CL=3,CF=1,則執(zhí)行指令SHLDX,CL后,DX的值為()
A.005CH
B.0017H
C.1700H
D.05C8H
16.轉(zhuǎn)移類指令對(duì)標(biāo)志位的狀態(tài)()
A.有影響
B.部分影響
C.無影響
D.隨意
17.在8086/8088 CPU中,在T1狀態(tài),CPU往總線上發(fā) ( )信息。
A.數(shù)據(jù)
B.地址
C.狀態(tài)
D.其它
18.欲讀取8259A的IMR內(nèi)容,可()
A.先向8259A寫入OCW3。然后讀8259A的奇地址
B.直接讀8259A的偶地址
C.先向8259A寫入OCW3,然后讀8259A的偶地址
D.直接讀8259A的奇地址
19.微機(jī)系統(tǒng)中的存儲(chǔ)器可分為四級(jí),其中存儲(chǔ)容量最大的是()
A.內(nèi)存
B.內(nèi)部寄存器
C.高速緩沖存儲(chǔ)器
D.外存
20.32位PC機(jī)中整數(shù)的有效范圍是()
A.-32768―32767
B.-32767―32767
C.0―65535
D.-32768―32767或0―65535
21.CPU響應(yīng)INTR和NMI中斷時(shí),相同的必要條件是()
A.當(dāng)前指令執(zhí)行結(jié)束
B.允許中斷
C.當(dāng)前訪問內(nèi)存結(jié)束
D.總線空閑
22.從硬件角度而言,采用硬件最少的數(shù)據(jù)傳送方式是( )
A.DMA控制
B.中斷控制
C.查詢傳送
D.無條件傳送
23.8086/8088CPU的引腳中,接有硬中斷信號(hào)的引腳有()
A.15個(gè)
B.8個(gè)
C.2個(gè)
D.1個(gè)
24.80486CPU進(jìn)行算術(shù)和邏輯運(yùn)算時(shí),可處理的信息的長(zhǎng)度為()
A.32位
B.16位
C.8位
D.都可以
25.當(dāng)M/IO=0,W/R=0時(shí),80486CPU完成的操作為()
A.存儲(chǔ)器讀
B.I/O讀
C.存儲(chǔ)器寫
D.I/O寫
26.微機(jī)總線的位數(shù)指的是( )的位數(shù)。
A.地址線
B.控制線
C.數(shù)據(jù)線
D.并行線
27.在進(jìn)入DMA工作方式之前,DMA控制器被當(dāng)作CPU總線上的一個(gè)。( )
A.I/O設(shè)備
B.I/O接口
C.主處理器
D.協(xié)處理器
28.若8259A工作在自動(dòng)循環(huán)方式下,當(dāng)前IR1上的中斷請(qǐng)求已執(zhí)行并返回,則8個(gè)中斷源中優(yōu)先級(jí)最高的是()
A.IR2
B.IR0
C.IR7
D.IR5
29.傳送數(shù)據(jù)時(shí),占用CPU時(shí)間最長(zhǎng)的傳送方式是( )
A.查詢
B.中斷
C.DMA
D.IOP
30.執(zhí)行返回指令,退出中斷服務(wù)程序,這時(shí)返回地址來自()
A.ROM區(qū)
B.程序計(jì)數(shù)器
C.堆棧區(qū)
D.CPU的暫存寄存器
二、判斷題 (共 20 道試題,共 40 分)
31.無條件轉(zhuǎn)移指令只能用于段內(nèi)直接轉(zhuǎn)移。
32.連接CPU和外設(shè)的接口電路中必須要有狀態(tài)端口。
33.單片8259A最多可接8個(gè)中斷源。
34.對(duì)堆棧區(qū)的操作必須遵循先進(jìn)先出的原則。
35.SP的內(nèi)容可以不指向堆棧的棧頂。
36.靜態(tài)隨機(jī)存儲(chǔ)器中的內(nèi)容可以永久保存。
37.若一個(gè)數(shù)據(jù)塊的起始地址為20A0H:0F6H,則該數(shù)據(jù)塊起始地址的實(shí)際地址是21B60H。
38.CLD指令是MOVSB指令的使用條件之一。
39.TEST指令屬于邏輯運(yùn)算指令。()
40.Cache是一種快速的靜態(tài)RAM,它介于CPU與內(nèi)存之間。
41.尋址256M字節(jié)內(nèi)存空間,需28條地址線。
42.同一片8259的8個(gè)中斷源的中斷向量在中斷向量表中可以不連續(xù)存放。()
43.I/O接口的基本功能之一是完成數(shù)據(jù)的緩沖。()
44.要把變量BUFF的有效地址送給BX,可用MOVBX,BUFF指令。
45.指令MOV AX,[BX]的源操作數(shù)是寄存器尋址方式。
46.在80486的32位標(biāo)志寄存器中,其每一位都有一定的含義。
47.無論采用何種工藝,動(dòng)態(tài)RAM都是利用電容存儲(chǔ)電荷的原理來保存信息的。
48.在80486的32位標(biāo)志寄存器中,其每一位都有一定的含義。
49.Cache是一種快速的靜態(tài)RAM,它介于CPU與內(nèi)存之間。
50.尋址256M字節(jié)內(nèi)存空間,需28條地址線。