西交《數(shù)字邏輯電路》在線作業(yè)試卷總分:100得分:0一、 單選題 (共 25 道試題,共 50 分)1.一個(gè)最大4位的十進(jìn)制數(shù)轉(zhuǎn)換成二進(jìn)制數(shù),至少需要( )位A.12B.10C.9D.7 2.當(dāng)x =

可做奧鵬全部院校在線離線作業(yè)畢業(yè)論文QQ:3230981406 微信:aopopenfd777

發(fā)布時(shí)間:2020-01-01 14:29:49來源:admin瀏覽: 180 次

西交《數(shù)字邏輯電路》在線作業(yè)
試卷總分:100    得分:0
一、 單選題 (共 25 道試題,共 50 分)
1.一個(gè)最大4位的十進(jìn)制數(shù)轉(zhuǎn)換成二進(jìn)制數(shù),至少需要( )位
A.12
B.10
C.9
D.7



2.當(dāng)x = -10000時(shí),則有( )
A.[x] 原 = 100000
B.[x] 反 = 100001
C.[x] 補(bǔ) = 101111
D.[x] 補(bǔ) = 110000



3.奇偶校驗(yàn)碼滿足( )
A.能糾錯(cuò)的要求
B.發(fā)現(xiàn)單錯(cuò)的能力
C.對碼的位序有特定要求
D.傳輸正確的代碼的校驗(yàn)和必為零



4.在n變量的邏輯函數(shù)F中,有( )
A.若mi為1,則Mi也為1
B.若F所有mi為0,則F為1
C.若F所有Mi為1,則F為1
D.F的任一最小項(xiàng)標(biāo)記為mni( i = 1~2n )



5.輸入無反變量函數(shù)F的化簡,討論的是( )
A.函數(shù)F的標(biāo)準(zhǔn)與或式
B.用禁止邏輯法尋找F的共享禁止項(xiàng)
C.函數(shù)F中不能出現(xiàn)非運(yùn)算
D.在F的卡諾圖上所有的質(zhì)蘊(yùn)涵



6.符合六變量m5的相鄰最小項(xiàng),有下列( )說法成立
A.共有 5 個(gè)相鄰最小項(xiàng)
B.m0、m4、m7、m13是它的相鄰項(xiàng)
C.共有6 個(gè)相鄰最小項(xiàng)
D.m4、m21、m13、m38是它的相鄰項(xiàng)



7.在狀態(tài)化簡中,判斷狀態(tài)等效與狀態(tài)相容時(shí)不同點(diǎn)是( )
A.傳遞性
B.次態(tài)應(yīng)滿足的條件
C.隱含表的作用
D.最大等效類與最大相容類的的確定



8.使觸發(fā)器呈計(jì)數(shù)狀態(tài)的控制函數(shù)是( )
A.J = K = 1
B.D = Q
C./S = Q,/R = Q
D.T = 0



9.在用跳躍的方法實(shí)現(xiàn)任意模數(shù)的計(jì)數(shù)器時(shí),若Sa為起跳狀態(tài),則有( )
A.強(qiáng)制位電平在Sa時(shí)有效
B.強(qiáng)制位電平在S0時(shí)有效
C.預(yù)置位電平在Sa時(shí)有效
D.預(yù)置位電平在Sa+1時(shí)有效



10.4LS169為一個(gè)同步四位二進(jìn)制可逆計(jì)數(shù)器,有下列( )說法成立
A.置輸入信號UP/DN = 0,則為加1計(jì)數(shù)
B.置輸入信號UP/DN = 0,則為減1計(jì)數(shù)
C.Rco僅為進(jìn)位信號
D.計(jì)數(shù)器不能用跳躍的方法實(shí)現(xiàn)任意模數(shù)的計(jì)數(shù)



11.邏輯表達(dá)式A+BC=( )
A.AB
B.A+C
C.(A+B)(A+C)
D.B+C



12.將十進(jìn)制小數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)一般采用( )
A.乘2取余法
B.乘2取整法
C.乘10取余法
D.乘10取整法



13.下列邏輯式中,正確的是( )
A.A+A=A
B.A+A=0
C.A+A=1
D.A?A=1



14.對于四變量邏輯函數(shù),最小項(xiàng)有( )個(gè)
A.0
B.1
C.4
D.16



15.對于JK觸發(fā)器,輸入J=0、K=1,CP脈沖作用后,觸發(fā)器的Qn+1應(yīng)為( )
A.0
B.1
C.可能是0,也可能是1
D.與Qn有關(guān)



16.具有“置0” “置1” “保持” “翻轉(zhuǎn)”功能的觸發(fā)器叫( )
A.JK觸發(fā)器
B.基本RS觸發(fā)器
C.同步D觸發(fā)器
D.同步RS觸發(fā)器



17.一個(gè)具有n根地址輸入線和k條輸出線的ROM存儲容量是( )
A.n*k
B.n*n*k
C.2的n次方乘以k
D.n乘以2的k次方



18.同步時(shí)序邏輯電路和異步時(shí)序邏輯電路比較,其差異在于后者( )
A.沒有觸發(fā)器
B.沒有統(tǒng)一的時(shí)鐘脈沖控制
C.沒有穩(wěn)定狀態(tài)
D.輸出只與內(nèi)部狀態(tài)有關(guān)



19.1路―4路數(shù)據(jù)分配器有( )
A.一個(gè)數(shù)據(jù)輸入端,兩個(gè)選擇控制端,四個(gè)數(shù)據(jù)輸出端
B.四個(gè)數(shù)據(jù)輸入端,兩個(gè)選擇控制端,一個(gè)數(shù)據(jù)輸出端
C.一個(gè)數(shù)據(jù)輸入端,一個(gè)選擇控制端,四個(gè)數(shù)據(jù)輸出端
D.四個(gè)數(shù)據(jù)輸入端,一個(gè)選擇控制端,一個(gè)數(shù)據(jù)輸出端



20.對于8線―3線優(yōu)先編碼器,下面說法正確的是( )
A.有3根輸入線,8根輸出線
B.有8根輸入線,3根輸出線
C.有8根輸入線,8根輸出線
D.有3根輸入線,3根輸出線



21.對于兩個(gè)4位二進(jìn)制數(shù)A(A3A2A1A0)、B(B3B2B1B0),下面說法正確的是( )
A.如果A3>B3,則A>B
B.如果A3<B3,則A>B
C.如果A0>B0,則A>B
D.如果A0<B0,則A>B



22.時(shí)序電路某一時(shí)刻的輸出狀態(tài),與該時(shí)刻之前的輸入信號( )
A.有關(guān)
B.無關(guān)
C.有時(shí)有關(guān),有時(shí)無關(guān)
D.以上都不對



23.要想把串行數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù),應(yīng)選( )
A.并行輸入串行輸出方式
B.串行輸入串行輸出方式
C.串行輸入并行輸出方式
D.并行輸入并行輸出方式



24.通常寄存器應(yīng)具有( )功能。
A.存數(shù)和取數(shù)
B.清零和置數(shù)
C.A和B都有
D.只有存數(shù)、取數(shù)和清零,沒有置數(shù)



25.表示兩個(gè)相鄰脈沖重復(fù)出現(xiàn)的時(shí)間間隔的參數(shù)叫( )
A.脈沖周期#脈沖寬度#脈沖前沿#脈沖后沿



二、 多選題 (共 5 道試題,共 10 分)
1.下列哪些信號不屬于數(shù)字信號( )
A.正弦波信號
B.時(shí)鐘脈沖信號
C.音頻信號
D.視頻圖像信號
CD


2.數(shù)字電路中的三極管工作在( )
A.飽和區(qū)
B.截止區(qū)
C.放大區(qū)或截止區(qū)
D.放大區(qū)
B


3.十進(jìn)制整數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)不能采用( )
A.除2取余法
B.除2取整法
C.除10取余法
D.除10取整法
CD


4.將十進(jìn)制小數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)不能采用( )
A.乘2取余法
B.乘2取整法
C.乘10取余法
D.乘10取整法
CD


5.在輸入為以下哪種情況下的情況下,異或函數(shù)運(yùn)算的結(jié)果是邏輯“0”,
A.全部輸入是“0”
B.全部輸入是“1”
C.兩個(gè)輸入不同
D.輸入不確定
B


三、 判斷題 (共 20 道試題,共 40 分)
1.邏輯函數(shù)的真值表是惟一的,但表達(dá)式不一定是惟一的
A.對
B.錯(cuò)



2.在基數(shù)乘除法中,整數(shù)部分的轉(zhuǎn)換采用“除基取余”法,小數(shù)部分的轉(zhuǎn)換采用“乘基取整”法
A.對
B.錯(cuò)



3.2421碼是一種用二進(jìn)制數(shù)表示十進(jìn)制數(shù)的代碼,且為有權(quán)碼。
A.對
B.錯(cuò)



4.格雷碼是一種可以發(fā)現(xiàn)一位單錯(cuò)的可靠性編碼。
A.對
B.錯(cuò)



5.在帶符號數(shù)的代碼表示中,符號位是用“0”或“1”表示的。
A.對
B.錯(cuò)



6.超前進(jìn)位加法器比行波加法器要簡單。
A.對
B.錯(cuò)



7.邏輯約定是說明邏輯電路中信號的物理量(即邏輯電平)與邏輯狀態(tài)表示之間的關(guān)系
A.對
B.錯(cuò)



8.一個(gè)觸發(fā)器必須有兩個(gè)穩(wěn)定狀態(tài),可以表示兩位二進(jìn)制碼。
A.對
B.錯(cuò)



9.簡單PLD是由與陣列和或陣列構(gòu)成的。
A.對
B.錯(cuò)



10.數(shù)字系統(tǒng)由控制單元和信息處理單元組成。
A.對
B.錯(cuò)



11.二進(jìn)制只可以用來表示數(shù)字,不可以用來表示文字和符號等。
A.對
B.錯(cuò)



12.若兩個(gè)函數(shù)相等,則它們的真值表一定相同;反之,若兩個(gè)函數(shù)的真值表完全相同,則這兩個(gè)函數(shù)未必相等。
A.對
B.錯(cuò)



13.在全部輸入是“0”的情況下,函數(shù)Y=/(A+B)運(yùn)算的結(jié)果是邏輯“0”。
A.對
B.錯(cuò)



14.在與門電路后面加上非門,就構(gòu)成了與非門電路。
A.對
B.錯(cuò)



15.A*(/A)型競爭冒險(xiǎn)也稱為0型競爭冒險(xiǎn)。
A.對
B.錯(cuò)



16.ROM的邏輯結(jié)構(gòu)可以看成一個(gè)與門陣列和一個(gè)或門陣列的組合。
A.對
B.錯(cuò)



17.組合邏輯電路的邏輯功能可用邏輯圖、真值表、邏輯表達(dá)式、卡諾圖和波形圖五種方法來描述,它們在本質(zhì)上是相通的,可以互相轉(zhuǎn)換
A.對
B.錯(cuò)



18.觸發(fā)器有兩個(gè)穩(wěn)定狀態(tài),在外界輸入信號的作用下,可以從一個(gè)穩(wěn)定狀態(tài)轉(zhuǎn)變?yōu)榱硪粋€(gè)穩(wěn)定狀態(tài)。
A.對
B.錯(cuò)



19.主從觸發(fā)器存在“一次翻轉(zhuǎn)”現(xiàn)象
A.對
B.錯(cuò)



20.采用邊沿觸發(fā)器是為了防止空翻。
A.對
B.錯(cuò)


作業(yè)咨詢 論文咨詢
微信客服掃一掃

回到頂部